Распродажа

Электронные компоненты со склада по низким ценам, подробнее >>>

Журнал Радио

2004: 
1, 2, 3, 4, 5, 6, 7, 8
2003: 
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12
2002: 
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12
2000: 
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12
1999: 
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12
1998: 
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12
1971: 
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12
1947: 
1, 2, 3, 4, 5
1946: 
1, 2, 3, 4-5, 6-7, 8-9

Новости электроники

В 14 раз выросло количество россиян на MediaTek Labs ? проекте по созданию устройств "интернета вещей" и "носимых гаджетов"

Сравнив статистику посещения сайта за два месяца (ноябрь и декабрь 2014 года), в MediaTek выяснили, что число посетителей ресурса из России увеличилось в 10 раз, а из Украины ? в 12. Таким образом, доля русскоговорящих разработчиков с аккаунтами на labs.mediatek.com превысила одну десятую от общего количества зарегистрированных на MediaTek Labs пользователей.

Новое поколение Джобсов или как MediaTek создал свой маленький "Кикстартер"

Амбициозная цель компании MediaTek - сформировать сообщество разработчиков гаджетов из специалистов по всему миру и помочь им реализовать свои идеи в готовые прототипы. Уже сейчас для этого есть все возможности, от мини-сообществ, в которых можно посмотреть чужие проекты до прямых контактов с настоящими производителями электроники. Начать проектировать гаджеты может любой талантливый разработчик - порог входа очень низкий.

Семинар и тренинг "ФеST-TIваль инноваций: MAXIMум решений!" (14-15.10.2013, Новосибирск)

Компания Компэл, приглашает вас принять участие в семинаре и тренинге ?ФеST-TIваль инноваций: MAXIMум решений!?, который пройдет 14 и 15 октября в Новосибирске.

Мне нравится

Комментарии

дима пишет в теме Параметры биполярных транзисторов серии КТ827:

люди куплю транзистар кт 827А 0688759652

тамара плохова пишет в теме Журнал Радио 9 номер 1971 год. :

как молоды мы были и как быстро пробежали годы кулотино самое счастливое мое время

Ивашка пишет в теме Параметры отечественных излучающих диодов ИК диапазона:

Светодиод - это диод который излучает свет. А если диод имеет ИК излучение, то это ИК диод, а не "ИК светодиод" и "Светодиод инфракрасный", как указано на сайте.

Владимир пишет в теме 2Т963А-2 (RUS) со склада в Москве. Транзистор биполярный отечественный:

Подскажите 2т963а-2 гарантийный срок

Владимир II пишет... пишет в теме Параметры биполярных транзисторов серии КТ372:

Спасибо!

Журнал Радио 7 номер 2002 год.

СБИС ФИРМЫ PHILIPS ДИСПЛЕЙНЫЕ ПРОЦЕССОРЫ TDA933*H

Б. ХОХЛОВ, доктор техн. наук, г. Москва 

Окончание. Начало см. в "Радио", 2001, ╧ 9 -12; 2002, ╧ 5

В процессоре разверток микросхемы (см. рис. 2 в предыдущей части статьи) строчный сигнал получается во внутреннем ГУН, работающем на частоте в 440 (режим 2fн) или 880 (режим fн) раз больше частоты входного сигнала Нд0. Частота свободных колебаний ГУН калибруется кварцевым генератором, к которому подключен кварцевый или керамический резонатор на 12 МГц через выводы 20 и 21 микросхемы. Можно также использовать и внешний образцовый сигнал.

ГУН синхронизируется входным строчным сигналом Нд0, подаваемым с ВПК или входного процессора на вывод 24 микросхемы, с использованием системы ФАПЧ (первая петля). Выбор частоты строчного сигнала (fH и 2fH) обеспечивается через вывод 12, который либо соединяют с общим проводом, либо оставляют свободным.

Бит HDTV (регистр 03, бит D7) цифровой шины (см. табл. 1 в предыдущей части статьи) позволяет изменять частоту свободных колебаний генератора строчной развертки. Перевод его из 0 в 1 меняет строчную частоту в режиме fH c 15,65 на 16,85 кГц, а в режиме 2fH ≈ с 31,2 на 33,7 кГц. Переключение режимов fH и 2fH возможно лишь в ждушем состоянии микросхемы.

Модификации TDA9331Н и TDA9332H процессора позволяют также переключать строчную систему ФАПЧ в режим мультисинхронизации переводом бита VGA цифровой шины (регистр 03, бит D1) в 1. При этом процессор определяет частоту входных синхроимпульсов и подстраивает частоту ГУН через внутренние ЦАП. Частотный интервал такого режима ≈ от 30 до 50 кГц.

Полярность входных импульсов Нд0 и Va/VD определяет сам процессор. Информация о них считывается статусными битами HPOL и VPOL (регистр 02, биты D2 и D1). Если полярность входных импульсов неправильна, они инвертируются.

Необходимый строчный сигнал формируется второй системой ФАПЧ, которая сравнивает фазу сигнала внутреннего ГУН с фазой импульсов обратного хода. Микросхема имеет вход динамической коррекции фазы строчных импульсов ≈ вывод 14, через который можно компенсировать фазовые ошибки, возникающие из-за изменения тока лучей. Вывод 14 также используется в цепи ОС по высокому напряжению для стабилизации размера изображения.

Импульсы обратного хода поступают на вывод 13 микросхемы. Кроме системы ФАПЧ, они применены для гашения построкам. При этом выбирается уровень, близкий к основанию импульса (0,3 В). Для системы ФАПЧ выбран уровень 4 В. Во второй системе ФАПЧ предусмотрены дополнительные регулировки: строчный сдвиг битами А0 ≈ А5 (регистр 0С, биты D0 ≈ D5), параллелограмм битами АО ≈ A3 (регистр 0D, биты D0 ≈ D3) и линейность битами А0 ≈ A3 (регистр 1F, биты D0 ≈ D3) ≈ по цифровой шине.

Если строчные импульсы отсутствуют в течение трех последовательных строчных интервалов, то активизируется статусный бит NHF (регистр 01, бит D3) цифровой шины.

Строчный сигнал включается и выключается с процедурой медленного (мягкого) старт-стопа. Она реализована изменением продолжительности строчного импульса. Микросхема может быть установлена также в режим "фиксированного тока лучей" переводом бита FBC (регистр 01, бит D6) цифровой шины в 1. При этом емкость кинескопа разряжается током примерно 1 мА. Его значение контролируется системой автоподстройки темнового тока. Можно также при выключении телевизора обеспечить темный экран изменением бита OSO (регистр 04, бит D3) цифровой шины.

В процессоре предусмотрена защита выходного каскада строчной развертки от пробоя. Для этого служит его вывод 5, на который через делитель подают напряжение питания выходного транзистора. При напряжении на выводе 5, большем 2 В, строчный запуск выключен. Если он снижается менее 1,8 В, работа строчного генератора возобновляется с медленным стартом. Перенапряжение по выводу 5 индицирует статусный бит FLS (регистр 01, бит D1) цифровой шины.

Дополнительная функция, выполняемая процессором, ≈ "старт с малой мощностью". Она активизируется, когда на его стартовый вывод 22 поступает напряжение +5 В (при отсутствии напряжения +8 В на выводах 17 и 39) и ток около 3 мА. Строчная развертка начинает работать с частотой 50 (режим 2fH) или 25 (режим fH) кГц в дежурном состоянии. Причем выходной сигнал не изменяется, пока не включится основное питающее напряжение. Лишь тогда частота выходного сигнала становится номинальной и развертка включается с процедурой медленного старта. Изменением только обоих битов STB0 и STB1 (регистр 02 и 03 соответственно, бит D4) цифровой шины микросхема переводится в ждущий или рабочий режим.

Микросхема имеет шину общего применения, содержащую ЦАП на шесть бит Выходное напряжение (вывод 25) ≈ от 0,2 до 4 В. В модификации TDA9331Н напряжение на этом выходе пропорционально строчной частоте (только в режиме VGA). Его можно использовать для управления питающим напряжением выходного каскада строчной развертки для обеспечения стабильного изображения при повышении частоты.

Сигналы для кадровой развертки и коррекции E-W вырабатываются делителем частоты, который использует тактовый сигнал строчного генератора. Делитель синхронизируется импульсами Va/VD, формируемыми входным процессором или ВПК. К кадровому генератору "пилы" подключены внешние резистор и конденсатор (через выводы 16 и 15) с малыми допусками.

В нормальном режиме кадровый генератор изменяет амплитуду в зависимости от частоты входного сигнала (50 или 60 Гц, а также 100 или 120 Гц). Когда же процессор переключен в режим VGA, амплитуда сигнала кадровой развертки не зависит от частоты входного сигнала. В этом режиме амплитуда коррекции E-W пропорциональна строчной частоте.

Кадровый выходной сигнал формируется в виде выходных пилообразных дифференциальных токов, снимаемых с выводов 1 и 2 микросхемы. Эти выводы должны быть связаны по постоянному току с выходным каскадом, например, на микросхеме TDA8350.

Вертикальную геометрию подстраивают по цифровой шине. Битами А0 ≈ А5 (см. табл. 1) можно регулировать наклон, кадровую амплитуду, т. е. размер, S-коррекцию, сдвиг (только для компенсации офсета, создаваемого выходными каскадами или кинескопом), ZOOM, прокрутку, т. е. центровку (регистры 13 ≈ 18 соответственно, биты D0 ≈ D5).

Следует иметь в виду, что в режиме fH начало кадрового отклонения фиксировано и не может быть изменено. В режиме 2fH начало кадрового отклонения зависит от значения бита VSR цифровой шины (регистр 03, бит D6). Если VSR=0, начало кадровой развертки соответствует спаду входного импульса Va/VD. При VSR=1 оно совпадает с его фронтом. В обоих случаях начало развертки можно подстраивать битами А0 — А4 установки кадрового ожидания (задержки) цифровой шины (регистр 19, биты D0 — D4). Минимальное значение задержки равно восьми строчным периодам.

Система управления коррекцией "восток-запад" (E-W) имеет однотактный выход (вывод 3 микросхемы). Геометрию E-W подстраивают по амплитуде, отношение параболы E-W к ширине, изменению ее вверху и внизу растра, а также по трапеции битами А0 — А5 цифровой шины (регистры 0Е — 10, 1Е и 11 соответственно, биты D0 — D5). При использовании выходной микросхемы TDA8350 сигнал коррекции E-W подают на ее вывод 12. В ней он усиливается и снимается с вывода 11.

Видеопроцессор TDA933*H имеет вход (вывод 4) компенсации влияния высокого напряжения (ЕНТ), через который происходит управление как кадровым, так и системы E-W выходным сигналом. Регулирующее влияние можно изменять по цифровой шине теми же битами АО— А5 (регистр 12, биты D0 — D5).

Кадровая защитная функция, т. е. защита кинескопа при нарушении работы кадровой развертки, связана с выходом трехуровневых синхроимпульсов (вывод 9). Защитный импульс с выходной микросхемы (из серии TDA835*) должен быть подан на вывод 9 процессора, который чувствителен к току. Если защитный импульс отсутствует или его длительность слишком велика, инициируется статусный бит NDF (в 1) в цифровой шине (регистр 00, бит D3) и выходы R, G, В процессора закрываются. Если защитная функция выключена переводом в 0 бита EVG цифровой шины (регистр 04, бит D1), неисправность индицирует только статусный бит NDF.

Практическая принципиальная схема варианта платы дисплейного процессора представлена на рис. 3. На разъем Х4 платы поступают входные сигналы Y U, V с процессора TDA9221H или со 100-герцо-вого цифрового ВПК, на разъем Х1 подают внешние сигналы RGB-3 с разъема SCART, а на разъем Х2 — сигналы RGB-4 с процессора управления (OSD) или с блока телетекста. С разъема ХЗ снимают выходные сигналы R, G, В на видеоусилители, а на разъем подают сигнал АББ. На разъем Х5 приходят запускающие кадровый и строчный синхроимпульсы.


Увеличить

В варианте платы использована выходная кадровая микросхема TDA8350 (DA2). Запускающие противофазные кадровые сигналы поступают на ее выводы 1 и 2, а с ее выводов 9 и 5 через измерительные резисторы R35, R36 и разъем Х6 сигналы проходят на кадровые катушки ОС кинескопа. На микросхему DA2 подают напряжения питания +18 (на вывод 4) и +45 (на вывод 8) В.

С вывода 8 процессора DA1 снимают импульсы для запуска выходного каскада строчной развертки на разъем Х8. Импульсы ее обратного хода через резисторы R28 и R25 приходят на вывод 13 микросхемы. Увеличение их размаха сверх некоторого значения свидетельствует о перенапряжении и вызывает срабатывание компенсирующего узла на транзисторах VT3, VT4, напряжение с выхода которого поступает на вывод 4 микросхемы.

Напряжение на ее выводе 7 поддерживается на номинальном уровне +5 В, что необходимо для питания цифровых узлов процессора. Если оно уменьшается до 4,3 В, активизируется бит POR.

На вывод 14 микросхемы через фильтр R29C32 подано напряжение ОС с высоковольтной обмотки строчного трансформатора (ЕНТ) и воздействует на вторую систему ФАПЧ. При этом битами А0 — А5 (регистр 0С, биты D0 — D5) цифровой шины можно изменять центровку изображения по горизонтали.

Вывод 5 процессора служит для защиты строчного транзистора от пробоя. На вывод через делитель подано напряжение, питающее выходной каскад строчной развертки. Когда напряжение на выводе превышает 2 В, строчная развертка выключается. Чтобы исключить влияние коротких (менее 10 нc) выбросов, управляющий сигнал поступает с разъема Х7 через фильтр R22C23.

Вывод 43 процессора служит для управления ограничением среднего тока лучей. Внутренним делителем на этом выводе установлено напряжение 3,6 В. Управление обеспечивает каскад на транзисторе VT2, на базу которого подано напряжение ОС по высоковольтной цепи (ЕНТ). При увеличении тока лучей напряжение на базе транзистора понижается, он открывается и уменьшает напряжение на выводе 43 микросхемы. При его уменьшении до 3,3 В начинает снижаться контрастность изображения, причем до минимума при значении 2,2 В. Дальнейшее уменьшение напряжения в пределах 1,8...1 В снижает яркость до минимума. Если же, наоборот, напряжение ЕНТ возрастает, повышая напряжение на выводе 4 больше 3,9 В, бит PRD цифровой шины установится в 1, строчный выход процессора выключится и он перейдет в ждущий режим.

Когда напряжение питания блоков развертки недопустимо уменьшается, каскад на транзисторе VT1 вызывает увеличение напряжения на выводе 29 микросхемы до значения, большего 1,5 В. При этом происходит выключение разверток, разрядка кинескопа и переход процессора в ждущий режим. Управляющий каскад на транзисторе VT1 может быть выключен замыканием вывода 29 с общим проводом через контакты К1.

При разработке программы управления видеопроцессором необходимо предусмотреть раздел, соответствующий процедуре его запуска. Вначале должна выполняться запись всех статусных байтов до тех пор, пока не будет получено значение POR=0. Далее биты STB1 и STB0 должны быть установлены в 0 и записаны все субадресные байты 00 — 1F, а также бит NRF = 0. После этого биты STB1 и STB0 должны переключиться в 1. Необходимо помнить, что все неиспользуемые регистры или отдельные биты необходимо установить в 0.

После загрузки последнего субадреса программы калибруется строчный генератор. По окончании калибровки бит NRF устанавливается в 0.

Вернуться к содержанию журнала "Радио" 7 номер 2002 год







Ваш комментарий к статье
Журнал Радио 7 номер 2002 год. :
Ваше имя:
Отзыв: Разрешено использование тэгов:
<b>жирный текст</b>
<i>курсив</i>
<a href="http://site.ru"> ссылка</a>